這篇的重點是那張 各SCO CPU核心面積圖吧,以前很不好找到..
https://www.flickr.com/photos/8786051@N03/30462581965
在台積電16nm 或是三星14nm工藝下的核心面積
(以下都是預估,因為還有各種快取面積沒有加上 A10另外還多有L3加上會更大)
那個淡藍背景 intel Broadwell核心 11.6mm2 (有含快取 intel 14nm工藝)
A10 大核Hurricane 真的夠大 4.18mm2
小核Zephyr 0.78mm2 比A53大 接近A72一半多,應該會比A53強吧
堆起來 9.92mm2
高通自主 Kryo亂堆 2.79mm2 他還是用三星14nm工藝 電晶體密度更高一點
*4的話 11.16mm2 (可能小核刪東西會小點) 但這有點大..
但是表現出來 整數運算有點慘排最後,吃電也沒比較少(雖然浮點給很多)
M1是三星從A57改的,面積也沒比高通大 跑起來還不錯
8核加起來 8.24+1.8=10.04mm2
華為麒麟955 用ARM公版 A72 面積不算大
8核加起來 6.16+1.8=7.96mm2 最小
另外性能優化的A73 面積更小
目前只有ARM公佈 台基電10nm之下0.65mm2 (不包含快取)
而且也說過 A73面積=2*A53面積 要大家中階多多選用 2*A73+4*A53 這6核心組合
目前中階最愛用的8核A53 面積才 3.6mm2(不含快取) 三星14nm或更小
你就知道.. 所花代工成本就是比較少啊
--
--
All Comments